Descrição
O dispositivo CoolRunner-II de 64 macrocélulas foi projetado para aplicações de alto desempenho e baixo consumo de energia.Isso proporciona economia de energia para equipamentos de comunicação de última geração e alta velocidade para dispositivos operados por bateria.Devido ao modo de espera de baixa potência e à operação dinâmica, a confiabilidade geral do sistema é aprimorada.Este dispositivo consiste em quatro Blocos Funcionais interconectados por uma Matriz de Interconexão Avançada (AIM) de baixa potência.O AIM alimenta 40 entradas verdadeiras e complementares para cada Bloco de Função.Os blocos de função consistem em um PLA de 40 por 56 termos P e 16 macrocélulas que contêm vários bits de configuração que permitem modos de operação combinados ou registrados.Além disso, esses registradores podem ser redefinidos globalmente ou predefinidos e configurados como um flip-flop D ou T ou como um latch D.Há também vários sinais de relógio, tipos de termo de produto global e local, configurados por macrocélula.As configurações dos pinos de saída incluem limite de taxa de giro, retenção de barramento, pull-up, dreno aberto e aterramento programável.Uma entrada do gatilho Schmitt está disponível por pino de entrada.Além de armazenar os estados de saída da macrocélula, os registradores da macrocélula podem ser configurados como registradores de "entrada direta" para armazenar sinais diretamente dos pinos de entrada.A sincronização está disponível em uma base global ou de Bloco de Função.Três relógios globais estão disponíveis para todos os blocos de função como uma fonte de relógio síncrona.Os registradores de macrocélulas podem ser configurados individualmente para energizar até o estado zero ou um.Uma linha de controle de ajuste/reinicialização global também está disponível para configurar ou redefinir de forma assíncrona os registros selecionados durante a operação.Sinais adicionais de clock local, habilitação de clock síncrono, set/reset assíncrono e habilitação de saída podem ser formados usando termos de produto por macrocélula ou por bloco de funções.Um recurso de flip-flop DualEDGE também está disponível por macrocélula.Esse recurso permite operação síncrona de alto desempenho com base em clock de frequência mais baixa para ajudar a reduzir o consumo total de energia do dispositivo.O CPLD de 64 macrocélulas CoolRunner-II é compatível com E/S com LVTTL padrão e LVCMOS18, LVCMOS25 e LVCMOS33.Este dispositivo também é compatível com 1.5VI/O com o uso de entradas Schmitt-trigger.Outro recurso que facilita a conversão de tensão é o banco de E/S.Dois bancos de E/S estão disponíveis no dispositivo de macrocélula CoolRunner-II 64A que permite fácil interface com dispositivos de 3,3 V, 2,5 V, 1,8 V e 1,5 V.
Especificações: | |
Atributo | Valor |
Categoria | Circuitos Integrados (CIs) |
Incorporado - CPLDs (Complex Programmable Logic Devices) | |
Mfr | Xilinx Inc. |
Series | CoolRunner II |
Pacote | Bandeja |
Estado da peça | Ativo |
Tipo programável | No sistema programável |
Tempo de atraso tpd(1) máx. | 6,7 ns |
Fonte de Tensão - Interna | 1,7V ~ 1,9V |
Número de Elementos/Blocos Lógicos | 4 |
Número de Macrocélulas | 64 |
Número de Portões | 1500 |
Número de E/S | 64 |
Temperatura de operação | 0°C ~ 70°C (TA) |
Tipo de montagem | Montagem em superfície |
Pacote / Estojo | 100-TQFP |
Pacote de dispositivos do fornecedor | 100-VQFP (14x14) |
Número do produto base | XC2C64 |